dyncom: Fix overflow flag setting for ADD/RSB/RSC/SUB/SBC
Also cleans up CMN, and CMP.
This commit is contained in:
parent
9c2c89b7e1
commit
3ace75a49f
|
@ -4034,14 +4034,17 @@ unsigned InterpreterMainLoop(ARMul_State* state) {
|
||||||
}
|
}
|
||||||
ADD_INST:
|
ADD_INST:
|
||||||
{
|
{
|
||||||
add_inst *inst_cream = (add_inst *)inst_base->component;
|
if (inst_base->cond == 0xE || CondPassed(cpu, inst_base->cond)) {
|
||||||
if ((inst_base->cond == 0xe) || CondPassed(cpu, inst_base->cond)) {
|
add_inst* const inst_cream = (add_inst*)inst_base->component;
|
||||||
lop = RN;
|
|
||||||
if (inst_cream->Rn == 15) {
|
u32 rn_val = RN;
|
||||||
lop += 2 * GET_INST_SIZE(cpu);
|
if (inst_cream->Rn == 15)
|
||||||
}
|
rn_val += 2 * GET_INST_SIZE(cpu);
|
||||||
rop = SHIFTER_OPERAND;
|
|
||||||
RD = dst = lop + rop;
|
bool carry;
|
||||||
|
bool overflow;
|
||||||
|
RD = AddWithCarry(rn_val, SHIFTER_OPERAND, 0, &carry, &overflow);
|
||||||
|
|
||||||
if (inst_cream->S && (inst_cream->Rd == 15)) {
|
if (inst_cream->S && (inst_cream->Rd == 15)) {
|
||||||
if (CurrentModeHasSPSR) {
|
if (CurrentModeHasSPSR) {
|
||||||
cpu->Cpsr = cpu->Spsr_copy;
|
cpu->Cpsr = cpu->Spsr_copy;
|
||||||
|
@ -4049,10 +4052,10 @@ unsigned InterpreterMainLoop(ARMul_State* state) {
|
||||||
LOAD_NZCVT;
|
LOAD_NZCVT;
|
||||||
}
|
}
|
||||||
} else if (inst_cream->S) {
|
} else if (inst_cream->S) {
|
||||||
UPDATE_NFLAG(dst);
|
UPDATE_NFLAG(RD);
|
||||||
UPDATE_ZFLAG(dst);
|
UPDATE_ZFLAG(RD);
|
||||||
UPDATE_CFLAG(dst, lop, rop);
|
cpu->CFlag = carry;
|
||||||
UPDATE_VFLAG((int)dst, (int)lop, (int)rop);
|
cpu->VFlag = overflow;
|
||||||
}
|
}
|
||||||
if (inst_cream->Rd == 15) {
|
if (inst_cream->Rd == 15) {
|
||||||
INC_PC(sizeof(add_inst));
|
INC_PC(sizeof(add_inst));
|
||||||
|
@ -5459,11 +5462,13 @@ unsigned InterpreterMainLoop(ARMul_State* state) {
|
||||||
|
|
||||||
SBC_INST:
|
SBC_INST:
|
||||||
{
|
{
|
||||||
sbc_inst *inst_cream = (sbc_inst *)inst_base->component;
|
if (inst_base->cond == 0xE || CondPassed(cpu, inst_base->cond)) {
|
||||||
if ((inst_base->cond == 0xe) || CondPassed(cpu, inst_base->cond)) {
|
sbc_inst* const inst_cream = (sbc_inst*)inst_base->component;
|
||||||
lop = SHIFTER_OPERAND + !cpu->CFlag;
|
|
||||||
rop = RN;
|
bool carry;
|
||||||
RD = dst = rop - lop;
|
bool overflow;
|
||||||
|
RD = AddWithCarry(RN, ~SHIFTER_OPERAND, cpu->CFlag, &carry, &overflow);
|
||||||
|
|
||||||
if (inst_cream->S && (inst_cream->Rd == 15)) {
|
if (inst_cream->S && (inst_cream->Rd == 15)) {
|
||||||
if (CurrentModeHasSPSR) {
|
if (CurrentModeHasSPSR) {
|
||||||
cpu->Cpsr = cpu->Spsr_copy;
|
cpu->Cpsr = cpu->Spsr_copy;
|
||||||
|
@ -5471,15 +5476,10 @@ unsigned InterpreterMainLoop(ARMul_State* state) {
|
||||||
LOAD_NZCVT;
|
LOAD_NZCVT;
|
||||||
}
|
}
|
||||||
} else if (inst_cream->S) {
|
} else if (inst_cream->S) {
|
||||||
UPDATE_NFLAG(dst);
|
UPDATE_NFLAG(RD);
|
||||||
UPDATE_ZFLAG(dst);
|
UPDATE_ZFLAG(RD);
|
||||||
|
cpu->CFlag = carry;
|
||||||
if(rop >= !cpu->CFlag)
|
cpu->VFlag = overflow;
|
||||||
UPDATE_CFLAG_NOT_BORROW_FROM(rop - !cpu->CFlag, SHIFTER_OPERAND);
|
|
||||||
else
|
|
||||||
UPDATE_CFLAG_NOT_BORROW_FROM(rop, !cpu->CFlag);
|
|
||||||
|
|
||||||
UPDATE_VFLAG_OVERFLOW_FROM(dst, rop, lop);
|
|
||||||
}
|
}
|
||||||
if (inst_cream->Rd == 15) {
|
if (inst_cream->Rd == 15) {
|
||||||
INC_PC(sizeof(sbc_inst));
|
INC_PC(sizeof(sbc_inst));
|
||||||
|
@ -6257,14 +6257,17 @@ unsigned InterpreterMainLoop(ARMul_State* state) {
|
||||||
}
|
}
|
||||||
SUB_INST:
|
SUB_INST:
|
||||||
{
|
{
|
||||||
sub_inst *inst_cream = (sub_inst *)inst_base->component;
|
if (inst_base->cond == 0xE || CondPassed(cpu, inst_base->cond)) {
|
||||||
if ((inst_base->cond == 0xe) || CondPassed(cpu, inst_base->cond)) {
|
sub_inst* const inst_cream = (sub_inst*)inst_base->component;
|
||||||
lop = RN;
|
|
||||||
if (inst_cream->Rn == 15) {
|
u32 rn_val = RN;
|
||||||
lop += 8;
|
if (inst_cream->Rn == 15)
|
||||||
}
|
rn_val += 8;
|
||||||
rop = SHIFTER_OPERAND;
|
|
||||||
RD = dst = lop - rop;
|
bool carry;
|
||||||
|
bool overflow;
|
||||||
|
RD = AddWithCarry(rn_val, ~SHIFTER_OPERAND, 1, &carry, &overflow);
|
||||||
|
|
||||||
if (inst_cream->S && (inst_cream->Rd == 15)) {
|
if (inst_cream->S && (inst_cream->Rd == 15)) {
|
||||||
if (CurrentModeHasSPSR) {
|
if (CurrentModeHasSPSR) {
|
||||||
cpu->Cpsr = cpu->Spsr_copy;
|
cpu->Cpsr = cpu->Spsr_copy;
|
||||||
|
@ -6272,10 +6275,10 @@ unsigned InterpreterMainLoop(ARMul_State* state) {
|
||||||
LOAD_NZCVT;
|
LOAD_NZCVT;
|
||||||
}
|
}
|
||||||
} else if (inst_cream->S) {
|
} else if (inst_cream->S) {
|
||||||
UPDATE_NFLAG(dst);
|
UPDATE_NFLAG(RD);
|
||||||
UPDATE_ZFLAG(dst);
|
UPDATE_ZFLAG(RD);
|
||||||
UPDATE_CFLAG_NOT_BORROW_FROM(lop, rop);
|
cpu->CFlag = carry;
|
||||||
UPDATE_VFLAG_OVERFLOW_FROM(dst, lop, rop);
|
cpu->VFlag = overflow;
|
||||||
}
|
}
|
||||||
if (inst_cream->Rd == 15) {
|
if (inst_cream->Rd == 15) {
|
||||||
INC_PC(sizeof(sub_inst));
|
INC_PC(sizeof(sub_inst));
|
||||||
|
|
Loading…
Reference in New Issue